NanoLabs推出FPU3.0AIASIC设计架构,采用3DDRAM堆叠技术,推动AI与区块链创新

Nano Labs 2024-12-27 11:54:41

2024年12月26日,Nano Labs毫微科技宣布推出FPU3.0,一种旨在提升人工智能(AI)推理性能的ASIC架构。FPU3.0采用先进的3D DRAM堆叠技术,较前代FPU2.0架构在能效上实现了五倍的提升,树立了能源高效、高性能ASIC的新标准。

FPU系列是Nano Labs自研的ASIC芯片架构,专为高带宽高吞吐量计算(HTC)应用打造。与传统的CPU和GPU相比,FPU架构的ASIC芯片在针对特定功能或应用时,具备更低的功耗和更高的计算效率,广泛应用于AI推理、边缘AI计算、5G数据传输处理和网络加速等领域。

FPU架构包括四个基本模块和IP:智能NOC、高带宽内内存控制器、芯片间I/O连接以及FPU内核。该模块化设计提供了卓越的灵活性,通过更新FPU核心IP,同时复用或升级其他IP和模块,可以快速实现产品迭代。

值得注意的是,FPU3.0架构采用了堆叠3D内存,理论带宽达到24TB/s,并升级了智能NOC片上网络,支持大小计算核心的混合使用及全交叉网络总线。FPU3.0架构在各个领域具有卓越表现,能够提供更高的性能、更低的功耗以及更快速的产品迭代周期。

FPU3.0的发布标志着Nano Labs在AI与区块链技术创新方面迈出了重要一步,展示了我们的尖端研发能力和对行业创新应用的承诺。未来,我们将继续秉持技术领先理念,打造更高效的芯片架构,进一步推动AI推理与数字货币领域的广泛应用,带来更多行业突破与变革。

0 阅读:0

Nano Labs

简介:为元宇宙提供高能效比的算力基础设施和3D渲染解决方案