扇入型和扇出型晶圆级封装有什么不同?

半导体科技旅 2024-08-16 13:55:19

晶圆级封装,简称WLP,是一种在晶圆级别进行封装的技术。与传统的芯片封装方式相比,WLP技术具有更高的集成度、更小的封装尺寸和更低的成本。它通过在晶圆上进行封装操作,将多个芯片或器件集成在一个封装体内,从而实现更高的性能和更小的体积。

晶圆级封装的技术特点:

高集成度

WLP技术可以在晶圆级别实现多个芯片或器件的集成,从而大大提高封装体的集成度。这种高集成度不仅可以减少电路板的占用空间,还可以提高系统的整体性能。

小型化

由于WLP技术可以在晶圆级别进行封装,因此封装体的尺寸可以做得更小。这种小型化趋势使得电子产品更加轻便、便携,满足了现代消费者对轻薄、小巧产品的需求。

低成本

WLP技术采用批量生产方式,可以在同一晶圆上同时封装多个芯片或器件,从而降低了生产成本。此外,由于封装体尺寸的减小,也降低了物料和人工的消耗。

高可靠性

WLP技术采用先进的封装材料和工艺,可以确保封装体的稳定性和可靠性。这种高可靠性使得WLP技术在汽车电子、航空航天等高端领域具有广泛的应用前景。

晶圆级封装技术有两种不同的封装方式,一种是扇入型封装,一种是扇出型封装。下面我们就来深入探讨一下这两种不同封装方式的特点和对应的封装工艺。

扇入型晶圆级封装(FIWLP)

扇入型WLCSP的封装布线、绝缘层和锡球直接位于晶圆顶部。

优点:

尺寸小:封装尺寸与芯片尺寸相同,都可以将尺寸缩至最小。

电气特性优:锡球直接固定在芯片上,无需基板等媒介,电气传输路径相对较短,因而电气特性得到改善。

成本低:无需基板和导线等封装材料,工艺成本较低。这种封装工艺在晶圆上一次性完成,因而在裸片(Net Die,晶圆上的芯片)数量多且生产效率高的情况下,可进一步节约成本。

缺点:

因其采用硅(Si)芯片作为封装外壳,物理和化学防护性能较弱。正是由于这个原因,这些封装的热膨胀系数与其待固定的PCB基板的热膨胀系数存在很大差异。受此影响,连接封装与PCB基板的锡球会承受更大的应力,进而削弱焊点可靠性。

工艺流程

▪ 从晶圆代工厂(Foundry)生产完成的晶圆(Wafer)经过测试后进入生产线

▪ 为了将晶圆上的接口(I/O)引出至方便焊接的位置,在晶圆上通过金属布线工艺制作再布线层(RDL)

▪ 为使芯片成品更轻薄,对晶圆进行减薄加工

▪ 之后在再布线层(RDL)所连接的金属焊盘上进行植球,方便后续芯片在印刷电路板(PCB)上的焊接,最后将晶圆进行切割,以得到独立的芯片

▪ 芯片产品通过最终测试后,即可出厂成为芯片成品

扇出型晶圆级封装(FOWLP)

扇出型晶圆级封装技术采取在芯片尺寸以外的区域做I/O接点的布线设计,提高I/O接点数量。采用RDL工艺让芯片可以使用的布线区域增加,充分利用到芯片的有效面积,达到降低成本的目的。扇出型封装技术完成芯片锡球连接后,不需要使用封装载板便可直接焊接在印刷线路板上,这样可以缩短信号传输距离,提高电学性能。

优点:

1、I/O数量和密度大幅提升FOWLP的扇出区域大大增加了焊球阵列的可布置空间,使I/O数量和密度不再受到芯片尺寸的限制。有报道称,采用FOWLP封装后,I/O数量可达到传统线束封装的2倍以上。2、尺寸更加紧凑标准WLP尽管体积已很小,但仍存在相当的空白区域。而通过"扇出"设计,FOWLP的封装尺寸可以缩小至芯片尺寸的1.2-1.5倍左右,未来还有进一步缩小的潜力。3、电气特性优异摆脱了基板和引线框架的影响,FOWLP的信号传输路径更短,寄生效应更小。同时,利用铜柱和微重布线层,器件的电流传输能力和高频特性都得到大幅提升。4、热耗散能力强FOWLP封装的背面能够100%暴露芯片背面,并且采用高导热环氧材料,热耗散性能出色,可大幅降低芯片的工作温度。5、可靠性有保证FOWLP使用的是成熟的半导体工艺,各项可靠性指标如温湿性能、热循环性能均远胜于基板类封装,是一种高质量高可靠的封装形式。6、工艺成熟度高FOWLP的制程有很大一部分借鉴了半导体制造工艺,因此在工艺成熟度和自动化程度方面都占有优势,也有利于降低制造成本。7、测试质量可控 FOWLP可采用"已知良芯"(KGD)流程,即先进行芯片级测试,确保所用芯片都是合格品,从而提升产品的良率和一致性。

工艺流程

▪ 从晶圆代工厂(Foundry)生产完成的晶圆(Wafer)经过测试后进入生产线类似传统封装,扇出型封装第一步也需要将来料晶圆切割成为裸晶。

▪ 扇出型封装的主要特点是将切割后的裸晶组合成为重构晶圆,与来料晶圆相比,重构晶圆上裸晶之间的距离相对更大,因此方便构造单位面积更大,输入输出(I/O)更多的芯片成品。

▪ 塑封、去除载片:完成重构晶圆的贴片后,对重构晶圆进行塑封以固定和保护裸晶。然后将重构晶圆载片移除,从而将裸晶对外的输入输出接口(I/O)露出。

▪ 制作再布线层:为了将裸晶上的接口(I/O)引出至方便焊接的位置,在晶圆上通过金属布线工艺制作再布线层(RDL)。

▪ 晶圆减薄:为使芯片成品更轻薄,对晶圆进行减薄加工。

▪ 植球:在再布线层(RDL)所连接的金属焊盘上进行植球,方便后续芯片在印刷电路板(PCB)上的焊接。

▪ 晶圆切割、芯片成品:最后将重构晶圆进行切割,以得到独立的芯片。

0 阅读:3

半导体科技旅

简介:感谢大家的关注